<object id="64i8c"><legend id="64i8c"></legend></object>
<label id="64i8c"></label>
<u id="64i8c"></u>
  • <kbd id="64i8c"><legend id="64i8c"></legend></kbd>
    <sup id="64i8c"><td id="64i8c"></td></sup>
  • <button id="64i8c"><center id="64i8c"></center></button>

    今天是2022年6月23日 星期四,歡迎光臨本站 上海皮賽電子有限公司 網址: www.adapterprogram.com

    行業動態

    賽靈思開始發貨全球首款異構3D FPGA

    文字:[大][中][小] 2014-3-14    瀏覽次數:4036    
      賽靈思公司宣布開始發貨 Virtex?-7 H580T FPGA —全球首款3D異構All Programmable產品。Virtex-7 HT采用賽靈思的堆疊硅片互聯 (SSI)技術,是提供業界帶寬最高的 FPGA,可提供多達16個28 Gbps收發器和72個13.1 Gbps收發器,也是唯一能滿足關鍵Nx100G和400G線路卡應用功能要求的單芯片解決方案。結合賽靈思領先的100G變速機制(gearbox)、以太網 MAC、OTN 和Interlaken IP,Virtex-7 HT可為客戶提供不同的系統集成度,從而滿足他們在向CFP2光學模塊轉型時對空間、功耗和成本的要求。
      串行收發器技術——世界首款 28Gb/s 3D 異構器件前所未有的集成水平,降低總功耗實現 2.78Tb/s 帶寬的最高性能器件面向 Nx100G-400G 有線應用的最高帶寬器件采用 16 個速率為 28.05 Gb/s 的收發器和 72 個速率為 13.1 Gb/s 的收發器,Virtex-7 HT 器件的帶寬相當于同類競爭 FPGA 產品的 4 倍,并且與 ASSP 相比,其集成度也得到了進一步的提高。這些器件由于具有高邏輯容量,因此能夠提供優異的信號完整性,從而可滿足有線通信市場對 Nx100 和 400G 應用的需求。
      將 ASSP 器件整合到含有 OTN、以太網 MAC、Interlaken、變速器以及其它 IP 核的 FPGA 中使用業界獨一無二的單芯片雙變速器解決方案進行集成直接與 CFP2 光學模塊接口相連旨在通過 4x25 Gb/s 鏈接來使用最新的 CFP2 和即將推出的 CFP4 光纖模塊。與 CFP 相比,這些器件只占用一半的面積,功耗降低一半,同時可大大減少每一位的成本。Virtex-7 HT FPGA 可以連接 4 個以上的 ASIC/NPU,并且可以連接多達 4 個 CFP2 模塊。
      支持低抖動和噪聲隔離的異構芯片需要減少噪聲耦合,才能實現 25 至 28.05 Gb/s 的高信號完整性收發器。您可以使用業界領先的 Xilinx 3D SSI 技術,將數字邏輯結構與 Virtex-7 HT 器件中的模擬收發器電路相隔離。
      與單晶片方法相比,可將噪聲耦合降低 5 至 10 dB。
      在提供最佳信號完整性以加快 28.05 Gb/s 設計收斂的同時,大幅降低開發板的成本,并顯著提高工作效率。
      點擊查看詳情采用堆疊硅片互聯 (SSI) 技術的系統集成堆疊硅片互聯 (SSI) 技術通過提供前所未有的支持 28 Gb/s 和 13.1 Gb/s 速率的收發器數量,可實現卓越的系統集成以及超高的容量,同時還可進一步降低系統復雜性以及 BOM 成本。
      將增強型超級邏輯區域 (SLR) FPGA 晶片與 25-28.05 Gb/s 收發器集成在一個無源硅中介層上,以創建三維 (3D) 晶片堆疊最大的 Virtex-7 HT 器件可提供最多 870K 的邏輯單元點擊查看詳情技術支持信息您可以在 Xilinx 在線支持獲得幫助。創建 webcase 使用 “GTZ/Gearbox Beta” 作為 case 描述
    返回上一步
    打印此頁
    [向上]
    CHINESE老女人老熟妇HD,国产美女裸体无遮挡免费视频,亚洲中文无码永久在线电影,越南小妓女BBWWBBWW